cabincrew.kr [공학] 스탑워치 VHDL 설계 > cabincrew2 | cabincrew.kr report

[공학] 스탑워치 VHDL 설계 > cabincrew2

본문 바로가기

뒤로가기 cabincrew2

[공학] 스탑워치 VHDL 설계

페이지 정보

작성일 20-11-24 16:59

본문




Download : [공학] 스탑워치 VHDL 설계.hwp








레포트/공학기술

[공학],스탑워치,VHDL,설계,공학기술,레포트


[공학] 스탑워치 VHDL 설계 , [공학] 스탑워치 VHDL 설계공학기술레포트 , [공학] 스탑워치 VHDL 설계



스탑워치 VHDL 설계

library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;

entity stop is

PORT(
CLK : in std_logic;
SW_A : in std_logic;
SW_B : in std_logic;
SW_C : in std_logic;
SW_D : in std_logic;
SEG_DATA : out std_logic_vector(7 downto -xxxx-xxxx);
SEG_COM : buffer std_logic_vector(7 downto -xxxx-xxxx)
);
end stop;

architecture arc of stop is

signal mode : std_logic_vector(2 downto -xxxx-xxxx);
signal SW_A_Q1, SW_A_Q2 : std_logic;
signal SW_B_Q1, SW_B_Q2 : std_logic;
signal SW_C_Q1, SW_C_Q2 : std_logic;
signal SW_D_Q1, SW_D_Q2 : std_logic;
signal msec : integer range -xxxx-xxxx to 9999;
signal seg5,seg6 : std_logic_vector(7 downto -xxxx-xxxx);
signal seg7,seg8 : std_logic_vector(7 downto -xxxx-xxxx);
signal temp : integer range -xxxx-xxxx to 9999;
signal temp1 : integer range -xxxx-xxxx to 9999;
signal cnt : integer range -xxxx-xxxx to 999;
function seven (display: integer range -xxxx-xxxx…(To be continued )





[공학] 스탑워치 VHDL 설계

Download : [공학] 스탑워치 VHDL 설계.hwp( 26 )


설명

순서
[공학]%20스탑워치%20VHDL%20설계_hwp_01.gif [공학]%20스탑워치%20VHDL%20설계_hwp_02.gif [공학]%20스탑워치%20VHDL%20설계_hwp_03.gif [공학]%20스탑워치%20VHDL%20설계_hwp_04.gif [공학]%20스탑워치%20VHDL%20설계_hwp_05.gif [공학]%20스탑워치%20VHDL%20설계_hwp_06.gif
[공학] 스탑워치 VHDL 설계

다.
전체 19,374건 1 페이지
해당자료의 저작권은 각 업로더에게 있습니다.

evga.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
Copyright © cabincrew.kr. All rights reserved.
PC 버전으로 보기